![]()
NEWS

| 
					 
						符号 
				 | 
				
					 
						管脚名称 
				 | 
				
					 
						管脚号  
				 | 
				
					 
						说明  
				 | 
			
| 
					 
						DIO 
				 | 
				
					 
						数据输出输入 
				 | 
				1 | 
					 
						在时钟上升沿输入串行数据,从低位  
					
						开始。在时钟下降沿输出串行数据,从  
					
						低位开始。输出时为N管开漏输出,内  
					
						置13.3K 上拉电阻。 
				 | 
			
| 
					 
						CLK 
				 | 
				
					 
						时钟输入  
				 | 
				2 | 
					 
						在上升沿读取串行数据,下降沿输出  
					
						数据。内置13.3K 上拉电阻 
				 | 
			
| 
					 
							STB  
					 | 
				
					 
						片选输入 
				 | 
				3 | 
					 
						在下降沿初始化串行接口,随后等待  
					
						接收指令。STB为低后的第一个字节作  
					
						为指令,当处理指令时,当前其它处理  
					
						被终止。当STB为高时,CLK 被忽略。  
					
						内置13.3K 上拉电阻  
				 | 
			
| 
					 
						K1~K2 
				 | 
				
					 
						键扫信号输入 
				 | 
				
					 
						4~5  
				 | 
				
					 
						输入该脚的数据在显示周期结束后被  
					
						锁存,内置7.2K 下拉电阻  
				 | 
			
| 
					 
							SGE1/KS1~ 
						
							SEG10/KS10 
					 | 
				
					 
						输出(段)  
				 | 
				
					 
						7~16  
				 | 
				
					 
						段输出(也用作键扫描输出),P管开  
					
						漏输出,内置4K 下拉电阻  
				 | 
			
| 
					 
						GRID1~GRID4 
				 | 
				
					 
						输出(位)  
				 | 
				
					 
						24~23  
					
						21~20  
				 | 
				
					 
						位输出,N管开漏输出,内置2.7K  上  
					
						拉电阻 
				 | 
			
| 
					 
							SEG12/DRID7 ~ 
						
							SEG14/GRID5 
					 | 
				
					 
						输出(段/位)  
				 | 
				
					 
						19~17  
				 | 
				
					 
						段/位复用输出,只能选段或位输出 
				 | 
			
| 
					 
						VDD 
				 | 
				
					 
						逻辑电源 
				 | 
				
					 
						6  
				 | 
				
					 
						接电源正 
				 | 
			
| 
					GND | 
				
					 
						逻辑地  
				 | 
				22 | 
					 
						接系统地 
				 | 
			
| GND | 
